Особенности реализации RTL и Vivado HLS kernel для ускорителей Alveo, Д. Смехов - FPGA-Systems 2020

preview_player
Показать описание
Это видео выступления Дмитрия Смехова с докладом " Особенности реализации RTL и Vivado HLS kernel для ускорителей Alveo" в рамках которого он рассматривает возможность повышения производительности ускорителей, созданных с помощью Vitis, за счёт использования ускорителей созданных с помощью Vitis HLS или Vivado HLS. Подход, предлагаемый дмитрием, позволяет повысить частоту работы FPGA ускорителей с 300МГц до 500МГц, увеличивая тем самым общую производительность системы.
---
Презентацию к докладу Дмитрия вы можете скачать по ссылке
---
Доклад был изложен в рамках первой отечественной FPGA конференции - FPGA-Systems 2020, проходившей 28 ноября 2020 года в ИЦ "Сколково". Все они доступны по ссылкам ниже.
--
В рамках прошедшей конференции FPGA разработчиков в Сколково были представлены 7 докладов:
1. Особенности реализации RTL и Vivado HLS kernel для ускорителей Alveo, Смехов Дмитрий
2. Posit арифметика на FPGA, Терновой Николай
3. Quokka FPGA 101 - Разработка под ПЛИС на C#, Мурышкин Евгений
4. Реализация многоразрядных умножителей на FPGA, Агеев Сергей
5. Simtera. Особенности работы отечественного HDL-симулятора, Рыбкин Сергей
6. Migen & LiteX: наше хипстерское будущее, Каушан Вадим
7. Ускорение проверки и отладки RTL-кода в ALDEC ALINT, Акулин Александр
---
--
--
--
--
--
--

--
Группа в Facebook:
--

Поддержка проекта

Дистрибьюторам, издательствам, HR и всем остальным
--

#fpga #alveo #opencl
Рекомендации по теме
Комментарии
Автор

Its possible to translate in English please?

tatyr